服務熱線
0755-83044319
發布時間:2025-04-02作者來源:薩科微瀏覽:739
在現代集成電路制造中,正光刻膠(Positive Photoresist)是[敏感詞]的主流選擇,尤其在先進制程(如 28nm、16nm、7nm 及以下)中,絕大多數關鍵層都使用正光刻膠。
1. 分辨率與線寬控制
正膠的成像原理
正膠經過曝光后會發生分子鏈斷裂,曝光區域更易溶于顯影液,最后留在晶圓表面的是“未曝光區域”。
這種方式最顯著的優勢之一是分辨率高,能夠在更短波長(例如 193nm 甚至 EUV 13.5nm)下成像出更細微的線寬,滿足納米級器件制造需求。
負膠的分辨率極限
對于負膠,被曝光的區域會發生交聯或硬化而殘留,分辨率通常不及正膠;其在微納級以下的細節表現力有限,難以滿足先進制程小線寬的要求。
在要求不高或宏觀線寬較大的情形(如 MEMS、顯示面板大圖形加工)中,負膠仍有一些應用,但并不適合先進CMOS工藝核心層的極精細圖形。
2. 光源與光刻膠敏感性
光源匹配性
光刻膠與光源波長緊密關聯。自 i線(365nm)、KrF(248nm)到 ArF(193nm)再到 EUV(13.5nm),正膠的配方與分子設計不斷演進,形成了完善的材料體系與成熟的工藝窗口。
負膠也能針對部分波長進行設計,但在主流工藝設備和工藝線中,正膠有著更好的生態體系和量產驗證。
高分辨率需求的推動
芯片制程從微米跨入納米時代后,對光刻膠的感光度、分辨率、工藝容忍度等要求越來越嚴苛。成熟的正膠材料可配合多重曝光、浸沒式光刻等工藝,持續延伸至 7nm、5nm 等技術節點。
3. 工藝靈活性與反向顯影
正膠負顯影(PTD)
負膠的應用局限
綜上所述,在集成電路制造領域,正光刻膠因為其高分辨率、穩定的材料體系以及靈活的工藝擴展性,已成為從微米級到深亞納米級線寬所普遍采用的主流方案。負光刻膠雖然在某些特定領域或較粗線寬的應用中仍然可見,但在先進 CMOS 制程中所占的比重相對很小,難以撼動正膠的主導地位。
免責聲明:本文采摘自“老虎說芯”,本文僅代表作者個人觀點,不代表薩科微及行業觀點,只為轉載與分享,支持保護知識產權,轉載請注明原出處及作者,如有侵權請聯系我們刪除。
友情鏈接:站點地圖 薩科微官方微博 立創商城-薩科微專賣 金航標官網 金航標英文站
Copyright ?2015-2025 深圳薩科微半導體有限公司 版權所有 粵ICP備20017602號